Epyc (에픽)은 옵테론 의 후속으로 개발된 AMD 의 x86 서버용 프로세서 이며, 자사의 젠 마이크로아키텍처 를 기반으로 제작되었다. 2017년에 선보였다.[ 1]
역사
1세대 Epyc 프로세서
2017년 3월 AMD는 Naples 코드명의 젠 마이크로아키텍처 기반의 서버 플랫폼을 발표하였으며 5월 Epyc이라는 브랜드 이름으로 공식 공개하였다.[ 2] 그 해 6월, AMD는 Epyc 7000 시리즈 프로세서를 출시함으로써 공식적으로 Epyc을 런칭하였다.[ 3]
디자인
에픽은 1~2개 소켓 시스템을 목표로 개발되었다. 멀티프로세서 구성에서 2개의 Epyc CPU들은 AMD의 인피니티 패브릭 (Infinity Fabric)을 통해 연결되어 구동된다.[ 4] 각 서버 칩은 8채널의 메모리와 128개 레인의 PCI 익스프레스 3.0을 지원하며 그 중 64개 레인은 듀얼 프로세서로 구성 시 인피니티 패브릭을 경유하는 CPU 대 CPU 통신을 위해 사용된다.[ 5]
모든 Epyc 프로세서들은 멀티 칩 모듈 에서 4개의 8코어 Zeppelin 다이(라이젠 프로세서에서 보이는 동일한 다이)로 구성되며 각 Zeppelin 다이 상의 개별 코어 컴플렉스 의 코어들을 동시에 비활성화하여 다양한 제품 코어 수를 보여준다.[ 6] [ 7]
반응
Epyc의 초기 반응은 대체적으로 긍정적이었다.[ 8] Epyc은 슈퍼컴퓨터 , 빅 데이터 응용 등 코어가 독립적으로 동작하는 조건에서 대체적으로 인텔 CPU를 압도하는 것으로 확인되었다. Epyc은 더 높은 캐시 레이턴시로 인해 인텔 의 제온 부분과 비교해 데이터베이스 작업에서는 뒤쳐지는 것으로 나타났다.[ 8]
Epyc 프로세서 목록
서버용 프로세서
네이플스 (Naples)
보기 • 토론 • 편집 • 역사
모델
소켓 구성
코어 (스레드)
클럭 속도 (GHz )
캐시
메모리 지원
TDP (W )
출시일
출시 가격 (USD )
기본
부스트
L2 (kB)
L3 (MB)
모든 코어
최대
Epyc 7351P[ 9] [ 10] [ 11]
1P
16 (32)
2.4
2.9
16 x 512
64
DDR4-26668개 채널
155/170
2017년 6월[ 12]
0 $750+
Epyc 7401P[ 9] [ 10] [ 11]
24 (48)
2.0
2.8
3.0
24 x 512
64
155/170
$1075+
Epyc 7551P[ 9] [ 10] [ 11]
32 (64)
2.0
2.55
3.0
32 x 512
64
180
$2100+
Epyc 7251[ 9] [ 10] [ 11]
2P
8 (16)
2.1
2.9
8 x 512
32[ 9]
DDR4-24008개 채널
120
0 $475+
Epyc 7281[ 9] [ 10] [ 11]
16 (32)
2.1
2.7
2.7
16 x 512
32[ 9]
DDR4-26668개 채널
155/170
0 $650+
Epyc 7301[ 9] [ 10] [ 11]
2.2
2.7
2.7
16 x 512
64
0 $800+
Epyc 7351[ 9] [ 10] [ 11]
2.4
2.9
16 x 512
64
$1100+
Epyc 7401[ 9] [ 10] [ 11]
24 (48)
2.0
2.8
3.0
24 x 512
64
DDR4-26668개 채널
155/170
$1850+
Epyc 7451[ 9] [ 10] [ 11]
2.3
2.9
3.2
24 x 512
180
$2400+
Epyc 7501[ 9] [ 10] [ 11]
32 (64)
2.0
2.6
3.0
32 x 512
64
DDR4-26668개 채널
155/170
$3400+
Epyc 7551[ 9] [ 10] [ 11]
2.0
2.55
3.0
32 x 512
180
$3400+
Epyc 7601[ 9] [ 10] [ 11]
2.2
2.7
3.2
32 x 512
180
$4200+
임베디드 서버용 프로세서
네이플스 (Naples)
2018년 2월, AMD는 EPYC 3000 시리즈의 임베디드 젠 CPU를 발표하였다.[ 13]
보기 • 토론 • 편집 • 역사
모델
코어 (스레드)
클럭 속도 (GHz )
캐시
메모리 지원
TDP (W )
출시일
기본
부스트
L2 (kB)
L3 (MB)
모든 코어
최대
Epyc 3101
4 (4)
2.1
2.9
2.9
4 x 512
8
DDR4-26662개 채널
35
2018년 2월
Epyc 3151
4 (8)
2.7
2.9
2.9
4 x 512
16
45
Epyc 3201
8 (8)
1.5
3.1
3.1
8 x 512
16
DDR4-21332개 채널
30
Epyc 3251
8 (16)
2.5
3.1
3.1
8 x 512
DDR4-26662개 채널
50
Epyc 3301
12 (12)
2.0
2.15
3.0
12 x 512
32
DDR4-26664개 채널
65
Epyc 3351
12 (24)
1.9
2.75
3.0
12 x 512
80
Epyc 3401
16 (16)
1.85
2.25
3.0
16 x 512
32
85
Epyc 3451
16 (32)
2.15
2.45
3.0
16 x 512
100
각주
↑ “Computex 2017: AMD Press Event Live Blog (starts 10pm ET)” .
↑ Kampman, Jeff (2017년 5월 16일). “AMD's Naples datacenter CPUs will make an Epyc splash” . Tech Report. 2017년 5월 16일에 확인함 .
↑ Cutress, Ian (2017년 6월 20일). “AMD's Future in Servers: New 7000-Series CPUs Launched and EPYC Analysis” . Anandtech. 2017년 7월 12일에 확인함 .
↑ Kampman, Jeff (2017년 3월 7일). “AMD's Naples platform prepares to take Zen into the datacenter” . Tech Report. 2017년 3월 7일에 확인함 .
↑ Cutress, Ian (2017년 3월 7일). “AMD Prepares 32-Core Naples CPUs for 1P and 2P Servers: Coming in Q2” . Anandtech. 2017년 3월 7일에 확인함 .
↑ “보관된 사본” . 2018년 8월 10일에 원본 문서 에서 보존된 문서. 2018년 5월 8일에 확인함 .
↑ https://www.nextplatform.com/2017/05/17/amd-disrupts-two-socket-server-status-quo/
↑ 가 나 De Gelas, Johan; Cutress, Ian (2017년 7월 11일). “Sizing Up the Servers: Intel's Skylake-SP Xeon vs AMD's EPYC 7000” . Anandtech. 2017년 7월 11일에 확인함 .
↑ 가 나 다 라 마 바 사 아 자 차 카 타 파 하 https://www.amd.com/system/files/2017-06/AMD-EPYC-Data-Sheet.pdf Page 2
↑ 가 나 다 라 마 바 사 아 자 차 카 타 Cutress, Ian (2017년 6월 20일). “AMD's Future in Servers: New 7000-Series CPUs Launched and EPYC Analysis” . Anandtech.com. 2017년 6월 21일에 확인함 .
↑ 가 나 다 라 마 바 사 아 자 차 카 타 Cutress, Ian (2017년 6월 20일). “AMD EPYC Launch Event Live Blog” . Anandtech.com. 2017년 6월 21일에 확인함 .
↑ Kennedy, Patrick (2017년 5월 16일). “AMD EPYC New Details on the Emerging Server Platform” . Serve the Home. 2017년 5월 16일에 확인함 .
↑ Alcorn, Paul (2018년 2월 21일). “AMD Launches Ryzen Embedded V1000, EPYC Embedded 3000 Processors” . tom's HARDWARE. 2018년 4월 5일에 확인함 .