Две отдельные шины адреса: 24-битная шина А для общего доступа и 8-битная шина Б для доступа к регистрам APU И PPU.
Производительность
Процессор использует системную шину с переменной скоростью, причём время доступа определяется местоположением памяти, к которой производится обращение. Шина работает на частоте 3,58 МГц, если обращений не производится или при обращении к шине Б и большинству внутренних регистров; при обращении к шине А используется частота 2,68 или 3,58 МГц. Частота 1,79 МГц используется только при доступе к регистрам последовательной передачи данных порта контроллера[1]. Процессор может выполнять примерно 1,5 миллиона операций в секунду и имеет теоретический предел в 1,79 миллиона 16-битных операций сложения в секунду.